1. Jurnal [Kembali]
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian
[Kembali]
Pada percobaan ini merupakan rangkaian asyncronus counter ,dapat dilihat pada rangkaian ini terdapat 4 flip flop dengan 1 kaki input yang paling ujung terhubung dengan CLK dan filp flop selanjutnya terhubung dengan kaki output setelahnya atau disebut istilah dipasang seri. Asyncronus counter keluarannya itu terlambat dia akan aktif dalam keadaan raise time. Counter ini bisa mengeluarkan karakter sebanyak 16 dari 0-15. Pada R dan S harus mendapat logika 1 sehingga dalam keadaan tidak aktif.
5. Video Rangkaian
[Kembali]
6. Analisa [Kembali]
1. Analisa output percobaan berdasarkan ic yang digunakan?
Pada percobaan ini menggunakan j-k flip flop yang mana 1 clknya terhubung dengan clock dan setelahnya terhubung dengan output sebelumnya dapat dilihat pada saat raise time Q0 itu baru berubah dikarenakan pada rangkaian ini asyncronus maka akan terjadi delat dikarenakan akan membutuhkan beberapa kali clock untuk merubah outputnya. kemudian pada Q1 itu aktif saat dalam keadaan raise sesudah output Q0 begitupun seterusnya
2. Analisa sinyal output yang dikeluarkan jk flipflop kedua dan ketiga?
Pada keluarannya 2 kali panjang delau sebelumnya jadi Q2 yang dikeluarkan itu akan lama delaynya dari output sebelumnya dan pada saat aktifnya dalam keadaan raise time itu saat fald timenya akan sedikit lama dari keluaran sebelumnya. pada Q3 begitupun pada keluarannya akan membutuhkan waktu yang lama dari sbelumnya dan outputnya akan berubah saat raise time. jadi keluarannya membutuhkan waktu untuk merubahnya dikarenakan dari clknya menunggu output dari sebelumnya mengisi j-k flip flop sebelumnya
7. Link Download [Kembali]
Tidak ada komentar:
Posting Komentar